实践证明,当SPI总线速率低于500KHz时,通讯线(时钟线/数据线)上的过孔对通讯没有比较明显的影响,但通讯速率超过500KHz时,过孔产生的分布电容会使信号的上升沿或下降沿产生一定的畸变,过孔越大,分布电容越大。
另外,信号即便还和IO口输出模式配置有关,其中,较大上拉电阻Rup与过孔分布电容会导致更大边沿时间。
原创 | 2022-12-05 09:17:40 |浏览:1.6万
实践证明,当SPI总线速率低于500KHz时,通讯线(时钟线/数据线)上的过孔对通讯没有比较明显的影响,但通讯速率超过500KHz时,过孔产生的分布电容会使信号的上升沿或下降沿产生一定的畸变,过孔越大,分布电容越大。
另外,信号即便还和IO口输出模式配置有关,其中,较大上拉电阻Rup与过孔分布电容会导致更大边沿时间。
Copyright 2005-2020 www.kxting.com 版权所有 | 湘ICP备2023022655号
声明: 本站所有内容均只可用于学习参考,信息与图片素材来源于互联网,如内容侵权与违规,请与本站联系,将在三个工作日内处理,联系邮箱:47085,1089@qq.com